电竞比分网-中国电竞赛事及体育赛事平台

分享

AD7822 &國(guó)產(chǎn)SC3823標(biāo)準(zhǔn)高速模數(shù)轉(zhuǎn)換器 | 亞德諾(ADI)規(guī)格說明書

 深圳錦鋒科技 2022-06-15 發(fā)布于廣東

SC3823( 即AD7822)為高速、單通道、微處理器兼容型、8 位模數(shù)轉(zhuǎn)換器(ADC),最大吞吐量為 2MSPS。三款器件都內(nèi)置一個(gè) 2.5V(2%容差)片內(nèi)基準(zhǔn)電壓源、一個(gè)采樣保持放大器、一個(gè) 8 位半快速型(half-flash)ADC 和一個(gè)高速并行接口,可采用 3V±10%和 5V±10%單電源供電。SC3823 將轉(zhuǎn)換啟動(dòng)與關(guān)斷功能結(jié)合在一個(gè)引腳上,即 CONVST 引腳,這樣便可實(shí)現(xiàn)在一次轉(zhuǎn)換結(jié)束時(shí)自動(dòng)關(guān)斷的獨(dú)特省電模式。當(dāng)轉(zhuǎn)換結(jié)束,即 EOC(轉(zhuǎn)換結(jié)束)信號(hào)變?yōu)楦唠娖胶?,?huì)對(duì) CONVST 引腳上的邏輯電平進(jìn)行采樣。如果它在該點(diǎn)為邏輯低電平,則 ADC 關(guān)斷。SC3823 還具有單獨(dú)的關(guān)斷引腳。利用該并行接口,可方便地與微處理器和 DSP 進(jìn)行接口。這些器件僅使用地址解碼邏輯,因此很容易實(shí)現(xiàn)到微處理器地址空間的映射。利用 EOC 脈沖,這些 ADC 可以分別獨(dú)立工作。SC3823 采用 20 引腳超薄緊縮小型封裝(TSSOP)。利用該并行接口,可方便地與微處理器和 DSP 進(jìn)行接口。這些器件僅使用地址解碼邏輯,因此很容易實(shí)現(xiàn)到微處理器地址空間的映射。利用 EOC脈沖,這些 ADC 可以分別獨(dú)立工作。SC3823 采用 20 引腳超薄緊縮小型封裝(TSSOP)。

主要性能

?  8 位半快速型(half-flash)ADC

?  單端模擬輸入通道,并提供輸入偏移調(diào)節(jié)

?  片內(nèi)采樣保持

?  提供最高 10MHz 輸入頻率時(shí)的信噪比性

?  轉(zhuǎn)換結(jié)束時(shí)自動(dòng)關(guān)斷

?  片內(nèi)基準(zhǔn)電壓源(2.5 V)

?  工作電壓范圍較寬:

3V±10%和 5V±10%

?  輸入范圍:

0V 至 2Vp-p,VDD=3V±10%

0V 至 2.5Vp-p,VDD=5V±10%

?  靈活的并行接口,利用 EOC 脈沖可獨(dú)立

工作

應(yīng)用場(chǎng)合

?  數(shù)據(jù)采集系統(tǒng)、DSP 前端

?  磁盤驅(qū)動(dòng)器

?  移動(dòng)通信系統(tǒng)、子采樣應(yīng)用

?  功能模塊示意圖

典型應(yīng)用電路

模擬輸入網(wǎng)絡(luò)

SC3823 只有一個(gè)輸入通道, 輸入通道的輸入量程為 2.5V 或 2.0V ,具體取決于電源電壓

(VDD)。該輸入范圍由片上 VDD 探測(cè)器電路自動(dòng)設(shè)置。當(dāng) VDD 超過 4.1V 時(shí),檢測(cè)到 ADC 的

5V 工作,當(dāng) VDD 降至 3.8V 以下時(shí),檢測(cè)到 3V 的工作。該電路還具有一定程度的故障抑制能力;

例如,5.5V 到 2.7V 到 60ns 寬的故障不會(huì)使 VDD 檢測(cè)器跳閘。

VMID 引腳用于在 AGND 到 VDD 范圍內(nèi)的任何地方使輸入范圍居中。如果 VMID 沒有輸入

電壓,默認(rèn)輸入范圍是 AGND 到 2.0V(VDD=3V±10%),也就是說,以 1.0V 為中心;或者

AGND 到 2.5V(VDD=5V±10%),也就是說,大約是 1.25V。使用默認(rèn)輸入范圍時(shí),VMID 引腳

可以不連接,或者在某些情況下,可以用 0.1μF 電容器將其解耦到 AGND。如果應(yīng)用外部 VMID,

則模擬輸入范圍是從 VMID?1.0V 到 VMID+1.0V ( VDD=3V±10% ),或從 VMID?1.25V 到

VMID+1.25V(VDD=5V±10%)。

可以應(yīng)用的 VMID 值的范圍取決于 VDD 的值。對(duì)于 VDD=3V±10%,當(dāng) VDD=5V±10%時(shí),

可應(yīng)用于 VMID 的值范圍為 1.0V 到 VDD?1.0V,以及從 1.25V 到 VDD?1.25V。表 5 顯示了 VMID

的相關(guān)范圍和 VDD 的各種值的輸入范圍。

VMID 可用于消除系統(tǒng)中的偏移,將偏移應(yīng)用于 VMID 引腳,或通過將 VMID 應(yīng)用于 VIN 之

前的電平轉(zhuǎn)換電路來調(diào)節(jié)雙極信號(hào)。當(dāng) VMID 由外部電源驅(qū)動(dòng)時(shí),該電源可直接連接到電平轉(zhuǎn)換

電路(見圖 10)。但是,如果內(nèi)部 VMID(即默認(rèn)值)用作輸出,則在將其應(yīng)用于電平轉(zhuǎn)換電路

之前,必須對(duì)其進(jìn)行緩沖,因?yàn)?VMID 引腳的阻抗約為 6KΩ(見圖 11)。

    本站是提供個(gè)人知識(shí)管理的網(wǎng)絡(luò)存儲(chǔ)空間,所有內(nèi)容均由用戶發(fā)布,不代表本站觀點(diǎn)。請(qǐng)注意甄別內(nèi)容中的聯(lián)系方式、誘導(dǎo)購(gòu)買等信息,謹(jǐn)防詐騙。如發(fā)現(xiàn)有害或侵權(quán)內(nèi)容,請(qǐng)點(diǎn)擊一鍵舉報(bào)。
    轉(zhuǎn)藏 分享 獻(xiàn)花(0

    0條評(píng)論

    發(fā)表

    請(qǐng)遵守用戶 評(píng)論公約

    類似文章 更多