|
IC設(shè)計(jì),Integrated Circuit Design,或稱為集成電路設(shè)計(jì),是電子工程學(xué)和計(jì)算機(jī)工程學(xué)的一個(gè)學(xué)科。 基本信息
基本概念 IC設(shè)計(jì),Integrated Circuit Design,或稱為 集成電路設(shè)計(jì),是電子工程學(xué)和計(jì)算機(jī)工程學(xué)的一個(gè)學(xué)科,其主要內(nèi)容是運(yùn)用專業(yè)的邏輯和電路設(shè)計(jì)技術(shù)設(shè)計(jì) 集成電路(IC)。 專業(yè)知識(shí) IC設(shè)計(jì)涉及硬件 軟件兩方面專業(yè)知識(shí)。硬件包括 數(shù)字邏輯電路的原理和應(yīng)用、 模擬電路、 高頻電路等。軟件包括基礎(chǔ)的數(shù)字邏輯描述語言,如 VHDL等,微機(jī) 匯編語言及 C語言。作為初學(xué)者,需要了解IC設(shè)計(jì)的基本流程:基本清楚系統(tǒng)、前端、后端設(shè)計(jì)和驗(yàn)證的過程,IC設(shè)計(jì)同半導(dǎo)體物理、通信或多媒體系統(tǒng)設(shè)計(jì)之間的關(guān)系,了解 數(shù)字電路、混合信號(hào)的基本設(shè)計(jì)過程。 設(shè)計(jì)方法 IC設(shè)計(jì)是將系統(tǒng)、邏輯與性能的設(shè)計(jì)要求轉(zhuǎn)化為具體的物理版圖的過程, 也是一個(gè)把產(chǎn)品從抽象的過程一步步具體化、直至最終物理實(shí)現(xiàn)的過程。為了完成這一過程, 人們研究出了層次化和結(jié)構(gòu)化的設(shè)計(jì)方法:層次化的設(shè)計(jì)方法能使復(fù)雜的系統(tǒng)簡化,并能在不同的設(shè)計(jì)層次及時(shí)發(fā)現(xiàn)錯(cuò)誤并加以糾正;結(jié)構(gòu)化的設(shè)計(jì)方法是把復(fù)雜抽象的系統(tǒng)劃分成一些可操作的模塊,允許多個(gè)設(shè)計(jì)者同時(shí)設(shè)計(jì),而且某些子模塊的資源可以共享。 |
|
|